AMD "Granite Ridge" เป็นชื่อรหัสสำหรับโปรเซสเซอร์เดสก์ท็อปซีรีส์ Ryzen 9000 ใหม่สี่ตัวที่บริษัทวางแผนจะเปิดตัวในวันที่ 31 กรกฎาคม พ.ศ. 2567 โปรเซสเซอร์นี้สร้างขึ้นในแพ็คเกจ Socket AM5 และตั้งใจให้เข้ากันได้กับชิปเซ็ต AMD ซีรีส์ 600 มาเธอร์บอร์ด นอกเหนือจากชิปเซ็ตซีรีส์ 800 ใหม่ที่จะเปิดตัวควบคู่ไปด้วย "Granite Ridge" เป็นโปรเซสเซอร์ที่ใช้ชิปเล็ต เหมือนกับ Ryzen 7000 "Raphael", Ryzen 5000 "Vermeer" และ Ryzen 3000 "Matisse" AMD กำลังดำเนินการบน 6 nm client I/O die over จาก "Raphael" ด้วยความพยายามที่จะลดต้นทุนในการพัฒนาให้เหลือน้อยที่สุด ในลักษณะเดียวกับที่ดำเนินการบน 12 nm cIOD สำหรับ "Vermeer" จาก "Matisse"
คุณสมบัติ SoC I/O ของ "Granite Ridge" มีความร่วมสมัย พร้อมด้วยรูทคอมเพล็กซ์ PCI-Express Gen 5 แบบ 28 เลนที่ยอดเยี่ยม ซึ่งรองรับ PCI-Express 5.0 x16, สล็อต M.2 Gen 5 ที่ต่อกับ CPU สองช่อง และ Gen บัสชิปเซ็ต 5x4 นอกจากนี้ยังมีโซลูชันกราฟิกรวมขั้นพื้นฐานที่ใช้สถาปัตยกรรมกราฟิก RDNA 2 รุ่นเก่า ซึ่งจะทำให้โปรเซสเซอร์เหล่านี้เหมาะสำหรับทุกกรณีการใช้งานที่ไม่ต้องใช้กราฟิกแยก iGPU ยังมีตัวเร่งความเร็วมัลติมีเดีย ตัวประมวลผลร่วมเสียง ตัวควบคุมการแสดงผล และอินเทอร์เฟซ USB 3.2 จากโปรเซสเซอร์
ย้ายไปที่ CPU complex dies (CCD) ซึ่งเป็นหัวใจสำคัญของนวัตกรรมของ AMD และบริษัทยืนยันว่า CCD 8-core "Zen 5" หรือที่เรียกภายในว่า "Eldora" ถูกสร้างขึ้นบนโหนดโรงหล่อ TSMC N4P เมื่อเปรียบเทียบกับโหนด N5 แล้ว CCD "Zen 4" ถูกสร้างขึ้น โหนด N4P ให้การลดพลังงานอย่างมาก 22% ที่ระดับโหนด การปรับปรุงประสิทธิภาพ 6% และความหนาแน่นของทรานซิสเตอร์ที่ดีขึ้น 6% โหนด N4X ของ TSMC ไม่มีการเพิ่มขึ้น และโรงหล่อตั้งเป้าหมายไว้สำหรับโปรเซสเซอร์ HPC การผลิตจำนวนมากของ "Eldora" จะเริ่มประมาณช่วงต้นถึงกลางเดือนที่ 1-2024 ซึ่งเป็นช่วงที่ N4X ยังไม่พร้อมสำหรับการผลิตจำนวนมาก
CCD สูงสุดสองตัวแต่ละตัวสื่อสารกับ cIOD ผ่าน IForP (Infinity Fabric over Package) โดยที่ 32B/รอบต่อการอ่านพอร์ตเท่ากัน และ 16B/รอบต่อการเขียนพอร์ต CCD แต่ละตัวมีคอร์ CPU "Zen 5" ขนาดเต็มแปดคอร์ พร้อมด้วยพาธข้อมูล FP 512 บิตที่พร้อมใช้งานเต็มรูปแบบ คอร์ทั้งแปดคอร์แต่ละคอร์มีแคช L2 เฉพาะขนาด 1 MB และคอร์ทั้งแปดคอร์มีแคช L3 ขนาด 32 MB ร่วมกัน ส่วนประกอบอื่นๆ บน CCD เท่านั้นที่มีอินเทอร์เฟซ IForP และ SMU
ที่มา : TechPowerUp
ที่มา : TechPowerUp